本项目公开了一种无运放的带隙基准电路,具有低温漂、低功耗、结构简单的优点,可用于对静态功耗要求高的芯片。
本项目该带隙基准电路包括带隙核心单元、钳位单元和启动单元;带隙核心单元用于产生零温度系数基准电压VREF;钳位单元的输入端分别连接钳位电压VA和钳位电压VB,输出端连接基准电压VREF,与带隙核心单元构成负反馈,用于保证带隙核心单元输出的钳位电压VA与钳位电压VB相等;启动单元的输入端连接钳位电压VB,输出端输出启动信号Vstart至钳位单元,用于保证钳位单元和带隙核心单元在上电时迅速进入正常工作状态。
本项目由于未采用运放结构,削弱了失调电压对基准电压VREF的影响,采用电阻比例补偿技术降低了基准电压的温度系数。
1.本项目由于提供的是无运算放大器的结构,削弱了失调电压对带隙基准电压精度的影响,降低了带隙基准电路的最小输入电压,从而降低了功耗,同时无运算放大器使电路结构简单化。
2.本项目由于采用钳位单元与带隙核心单元构成负反馈,减小了因电源波动或器件失配对带隙基准的影响。
3.本项目采用的启动电路使带隙基准电路迅速进入正常工作状态,且结构简单,进一步降低电路功耗。
4.本项目的带隙核心电路由于增加了一个正温度系数电阻R1,通过调节正温度系数电阻R1与负温度系数电阻R4的比例可进行高阶曲率补偿,使带隙基准电压的温度系数降低数倍。
如您想进一步了解本项目的详细信息,可以直接拨打大市场服务部了解详情或者可在下方填写相关资讯信息及您的联系方式,我们会有专家对您的咨询进行回复。